| Costumização: | Disponível |
|---|---|
| Tipo: | outros |
| número de modelo: | Sg2625 |
| Custo de Envio: | Entre em contato com o fornecedor sobre frete e prazo estimado de entrega. |
|---|
| Métodos de Pagamento: |
|
|---|---|
| Suporte a pagamentos em USD |
| Pagamentos seguros: | Cada pagamento que você faz no Made-in-China.com é protegido pela plataforma. |
|---|
| Política de reembolso: | Solicite um reembolso se seu pedido não for enviado, estiver faltando ou chegar com problemas no produto. |
|---|
Fornecedores com licênças comerciais verificadas
Auditado por uma agência de inspeção terceirizada independente
|
Nome do produto
|
CONTROLADOR FPGA SG2625-MU01PC-F
|
||
|
Tensão de alimentação
|
DC5V; < 2A
|
||
|
Dissipação de energia
|
< 10 W.
|
||
|
CPU Clock (Relógio da CPU
|
Até 866 MHz
|
||
|
Relógio DDR3
|
533 MHz
|
||
|
RAM
|
Até 1 GByte
|
||
|
Flash
|
16 M Byte (Q-SPI), 4 Byte (eMMC)
|
||
|
Ethernet
|
10 / 100 / 1000M, 1 canal.
|
||
|
USB
|
USB 2.0 OTG, 1 canal.
|
||
|
Portas seriais
|
115200 bps, 1 canal.
|
||
|
E/S digital
|
Banco 500 (ARM) 6PIN (pode ser configurado SPI, IIC, SDIO, UART, CAN) 1,8V
Bank501 (ARM) 6PIN (pode ser configurado SPI, IIC, SDIO, UART, CAN) 3,3V O Bank13 (FPGA) de 25 pinos (12 pares LVDS e 1 e/S de uma extremidade) pode ser configurado como LVCMOS18 ou LVCMOS25 ou LVCMOS33. O Bank13 é apenas Disponível em XC7Z020 (SG2625-MU01PC-F). É possível configurar o Bank34 (FPGA) de 50 pinos (24 pares LVDS e 2 e/S de extremidade única) Como LVCMOS18 ou LVCMOS25 ou LVCMOS33 O Bank35 (FPGA) 49Pin (24 pares LVDS e 1 e/S de extremidade única) pode ser Configurado como LVCMOS18 ou LVCMOS25 ou LVCMOS33 |
||
|
Estabilidade da fonte do relógio
|
± 10 ppm @ -40 ~ 105 ° C
|
||
|
Ambiente de funcionamento
|
0 a 50 ° C/0% a 80% R.H.
|
||
|
Ambiente de armazenamento
|
-40 a 70 ° C/0% a 80% R.H. | ||
| Dimensões | 75 mm × 55 mm | ||
| Espessura | 1,6mm | ||
| Interface | Dois conectores de placa para placa de 120 pinos | ||