| Costumização: | Disponível |
|---|---|
| Tipo: | outros |
| número de modelo: | Sg2625 |
| Custo de Envio: | Entre em contato com o fornecedor sobre frete e prazo estimado de entrega. |
|---|
| Métodos de Pagamento: |
|
|---|---|
| Suporte a pagamentos em USD |
| Pagamentos seguros: | Cada pagamento que você faz no Made-in-China.com é protegido pela plataforma. |
|---|
| Política de reembolso: | Solicite um reembolso se seu pedido não for enviado, estiver faltando ou chegar com problemas no produto. |
|---|
Fornecedores com licênças comerciais verificadas
Auditado por uma agência de inspeção terceirizada independente
|
Nome do produto
|
Controlador de FPGA SG2625-MU01PC-F
|
||
|
Tensão da fonte de alimentação
|
DC5V; <2A
|
||
|
Dissipação de energia
|
<10W
|
||
|
Relógio DA CPU
|
Até 866MHz
|
||
|
Relógio de DDR3
|
533MHz
|
||
|
RAM
|
Até 1 GByte
|
||
|
O Flash
|
16M Byte(T-SPI),4G Byte(eMMC)
|
||
|
A Ethernet
|
10/100/1000M ,1 canal.
|
||
|
Dispositivo USB
|
2.0 USB OTG, canal 1.
|
||
|
Portas seriais
|
115200 bps ,1 canal.
|
||
|
E/S digital
|
Bank500(BRAÇO) pino 6(pode ser configurado Inspection,CII,,SDIO, UART) 1,8V
Bank501(BRAÇO) pino 6(pode ser configurado Inspection,CII,,SDIO, UART) 3,3V Bank13 (FPGA)25pino(12 pares LVDS e 1 single-ended I/O)pode ser configurado como LVCMOS18 ou LVCMOS25 ou LVCMOS33. Bank13 é apenas Disponível em XC7Z020 (SG2625-MU01PC-F). FPGA34 (banco)50pino(24 pares LVDS e 2 single-ended I/O)pode ser configurado como LVCMOS18 ou LVCMOS25 ou LVCMOS33 FPGA35 (banco) 49Pino(24 pares LVDS e 1 single-ended I/O)pode ser configurado como LVCMOS18 ou LVCMOS25 ou LVCMOS33 |
||
|
A estabilidade da fonte do relógio
|
±10 ppm @-40 ~ +105 °C
|
||
|
Ambiente operacional
|
0 a 50°C / 0 % a 80 % de presença direita
|
||
|
Ambiente de armazenamento de dados
|
-40 a 70°C / 0 % a 80 % de presença direita | ||
| Dimensões | 75mm×55mm | ||
| Espessura | 1,6Mm | ||
| Interface | Dois 120placa do pino para os conectores da placa | ||